logo

Chanclas SR

El flip flop SR es un dispositivo biestable de memoria de 1 bit que tiene dos entradas, es decir, SET y RESET. La entrada SET 'S' configura el dispositivo o produce la salida 1, y la entrada RESET 'R' reinicia el dispositivo o produce la salida 0. Las entradas SET y RESET están etiquetadas como S y R , respectivamente.

Las chanclas SR significan chanclas 'Set-Reset'. La entrada de reinicio se utiliza para devolver el flip-flop a su estado original desde el estado actual con una salida 'Q'. Esta salida depende de las condiciones de configuración y reinicio, que se encuentran en el nivel lógico '0' o '1'.

El flip flop NAND gate SR es un flip flop básico que proporciona retroalimentación desde ambas salidas a su entrada opuesta. Este circuito se utiliza para almacenar el bit de datos único en el circuito de memoria. Entonces, el flip-flop SR tiene un total de tres entradas, es decir, 'S' y 'R', y la salida actual 'Q'. Esta salida 'Q' está relacionada con el historial o estado actual. El término 'flip-flop' se relaciona con el funcionamiento real del dispositivo, ya que se puede 'voltear' a un estado lógico establecido o 'volver a funcionar' al estado de reinicio lógico opuesto.

El flip-flop NAND Gate SR

Podemos implementar el flip-flop set-reset conectando dos puertas NAND de 2 entradas con acoplamiento cruzado. En el circuito flip flop SR, desde cada salida a una de las otras entradas de la puerta NAND, se conecta la retroalimentación. Entonces, el dispositivo tiene dos entradas, es decir, Establecer 'S' y Restablecer 'R' con dos salidas Q y Q' respectivamente. A continuación se muestran el diagrama de bloques y el diagrama de circuito del flip-flop S-R.

Diagrama de bloques:

Chanclas SR

Diagrama de circuito:

Chanclas SR

El estado establecido

En el diagrama anterior, cuando la entrada R se establece en falso o 0 y la entrada S se establece en verdadero o 1, la puerta NAND Y tiene una entrada 0, que producirá la salida Q' 1. El valor de Q' es se desvaneció a la puerta NAND 'X' como entrada 'A', y ahora ambas entradas de la puerta NAND 'X' son 1 (S = A = 1), lo que producirá la salida 'Q' 0.

Ahora, si la entrada R se cambia a 1 y 'S' permanece en 1, las entradas de la puerta NAND 'Y' son R=1 y B=0. Aquí, una de las entradas también es 0, por lo que la salida de Q' es 1. Entonces, el circuito flip-flop está configurado o bloqueado con Q=0 y Q'=1.

carácter de escape java

Restablecer estado

La salida Q' es 0 y la salida Q es 1 en el segundo estado estable. Está dado por R = 1 y S = 0. Una de las entradas de la puerta NAND 'X' es 0 y su salida Q es 1. La salida Q se desvanece a la puerta NAND Y como entrada B. Entonces, ambas entradas a puerta NAND Y se establecen en 1, por lo tanto, Q' = 0.

Ahora, si la entrada S se cambia a 0 y 'R' permanece en 1, la salida Q' será 0 y no habrá cambio de estado. Entonces, el estado de reinicio del circuito flip-flop se ha bloqueado y las acciones de configuración/reinicio se definen en la siguiente tabla de verdad:

Chanclas SR

En la tabla de verdad anterior, podemos ver que cuando las entradas configuradas 'S' y restablecidas 'R' se configuran en 1, las salidas Q y Q' serán 1 o 0. Estas salidas dependen del estado de entrada S o R antes. la condición de entrada existe. Entonces, cuando las entradas son 1, los estados de las salidas permanecen sin cambios.

La condición en la que ambos estados de entrada se establecen en 0 se considera inválida y debe evitarse.